25/03/2026 17:18:13 DVSim: v1.16.0 sha: 373d38a Branch: master json
Block Tests Coverage Summary
Total Passing Overall Code Functional Assertion
adc_ctrl 36 100.0 % 70.1 % 96.3 % 18.3 % 95.6 %
aes/masked 118 99.2 % 87.3 % 95.4 % 68.3 % 98.3 %
aes/unmasked 118 99.2 % 86.3 % 91.1 % 69.9 % 97.8 %
alert_handler 60 96.7 % 90.3 % 91.3 % 81.8 % 97.7 %
aon_timer 34 100.0 % 95.1 % 98.8 % 91.6 % 95.0 %
chip 471 84.3 % 77.6 % 85.1 % 50.4 % 97.4 %
clkmgr 51 94.1 % 93.0 % 98.2 % 85.4 % 95.2 %
csrng 68 100.0 % 86.5 % 92.3 % 74.1 % 93.2 %
edn/edn0 42 100.0 % 87.2 % 84.7 % 80.0 % 97.0 %
edn/edn1 42 100.0 % 86.8 % 83.3 % 80.0 % 97.1 %
entropy_src/rng_4bits 56 100.0 % 75.8 % 89.1 % 54.9 % 83.5 %
flash_ctrl 122 100.0 % 95.7 % 94.4 % 96.0 % 96.8 %
gpio 38 94.7 % 98.1 % 97.5 % 100.0 % 96.8 %
hmac 71 100.0 % 78.6 % 96.0 % 42.9 % 96.7 %
i2c 64 89.1 % 85.7 % 81.6 % 79.2 % 96.2 %
keymgr 72 98.6 % 87.4 % 95.3 % 69.2 % 97.7 %
kmac/masked 65 100.0 % 94.4 % 90.7 % 94.6 % 97.8 %
kmac/unmasked 65 100.0 % 93.4 % 89.9 % 92.5 % 97.9 %
lc_ctrl/volatile_unlock_disabled 77 100.0 % 89.6 % 83.1 % 91.5 % 94.1 %
lc_ctrl/volatile_unlock_enabled 77 98.7 % 90.0 % 83.4 % 92.7 % 94.0 %
otbn 94 94.7 % 94.0 % 95.0 % 97.9 % 89.2 %
otp_ctrl 94 97.9 % 80.4 % 77.9 % 69.3 % 94.0 %
pattgen 29 93.1 % 95.1 % 98.8 % 89.4 % 97.0 %
prim_alert 21 100.0 % 90.6 % 95.2 % - 86.0 %
prim_esc 6 100.0 % 84.4 % 83.7 % - 85.2 %
prim_lfsr 4 100.0 % 97.1 % 99.1 % - 95.0 %
prim_present 1 100.0 % 95.9 % 91.8 % - 100.0 %
prim_prince 1 100.0 % 100.0 % 100.0 % - 100.0 %
pwm 36 100.0 % 97.6 % 96.2 % 98.7 % 98.0 %
pwrmgr 49 75.5 % 94.1 % 89.8 % 96.7 % 95.8 %
rom_ctrl/32kb 49 100.0 % 97.6 % 99.2 % 96.9 % 96.7 %
rom_ctrl/64kb 49 100.0 % 97.5 % 99.3 % 96.4 % 96.8 %
rstmgr 38 100.0 % 97.0 % 99.4 % 93.8 % 97.7 %
rstmgr_cnsty_chk 1 100.0 % 97.5 % 95.0 % - 100.0 %
rv_dm/use_jtag_interface 73 90.4 % 76.2 % 81.7 % 52.8 % 94.1 %
rv_timer 31 90.3 % 97.0 % 100.0 % 94.1 % 96.8 %
spi_device/1r1w 66 97.0 % 83.7 % 93.2 % 63.3 % 94.6 %
spi_device/2p 66 100.0 % 88.0 % 94.0 % 75.5 % 94.6 %
spi_host 44 100.0 % 92.3 % 95.0 % 88.7 % 93.2 %
sram_ctrl/main 60 88.3 % 94.0 % 91.3 % 95.0 % 95.8 %
sram_ctrl/ret 60 90.0 % 95.6 % 96.1 % 95.0 % 95.8 %
sysrst_ctrl 38 100.0 % 85.7 % 94.0 % 70.0 % 93.0 %
tl_agent 1 100.0 % - - - -
uart 46 100.0 % 87.1 % 94.9 % 69.4 % 97.1 %
usbdev 112 98.2 % 88.8 % 94.6 % 75.5 % 96.2 %
xbar_main 19 100.0 % 83.4 % 99.0 % 53.3 % 97.8 %
xbar_peri 19 100.0 % 74.0 % 97.7 % 26.1 % 98.1 %